先端半導体パッケージに対応する材料・実装技術の開発動向

49,500 円(税込)

※本文中に提示された主催者の割引は申込後に適用されます

※銀行振込

会員ログインして申込む

よくある質問はこちら

このセミナーについて質問する
開催日 13:00 ~ 16:40 
主催者 サイエンス&テクノロジー株式会社
キーワード 半導体技術   電子デバイス・部品   電子材料
開催エリア 全国
開催場所 Zoomを利用したオンライン講座

高速高周波対応・ハイブリッドボンディング・サブストレート、インターポーザー・封止材料・感光材料・基板材料技術

  受講可能な形式:【Live配信】

●高周波高速伝送基板向けの低誘電材料、平滑導体との接着・接合技術●先端パッケージ向け:ハイブリッドボンディング、サブストレート、インターポーザ 封止材料、感光材、基板材料など、開発事例に基づく最新の技術動向を解説します。

セミナー講師

第1部 (13:00~15:00)「高周波高速対応/先端半導体3Dパッケージに向けた材料と実装技術動向」 講師:(株)ダイセル スマートSBU グループリーダー 博士(工学) 八甫谷 明彦 氏 <講師紹介>  (株)東芝にてノートPC、HDD、モバイル機器、DVD、TV、LED照明、車載などの実装設計、開発、半導体後工程、モ  ジュールの開発、接合技術の事業に従事。現在、(株)ダイセルで電子材料、加工品の事業戦略企画、5G/6G関連の低誘  電材料、及び半導体先端後工程材料の開発に従事。  ・エレクトロニクス実装学会 理事  ・よこはま高度実装技術コンソーシアム 理事  ・(一社)日本実装技術振興協会 理事第2部 (15:10~16:40)「先端半導体パッケージ向け封止材料・関連材料の開発動向」 講師:住友ベークライト(株) 情報通信材料研究所 主査 山下 航平 氏 <講師紹介>  2016年4月~2018年3月:半導体基板材料の開発を担当  2018年4月~現在:半導体封止材(EME)の開発を担当

セミナー受講料

※お申込みと同時にS&T会員登録をさせていただきます(E-mail案内登録とは異なります)。

49,500円( E-mail案内登録価格46,970円 )E-Mail案内登録なら、2名同時申込みで1名分無料2名で 49,500円 (2名ともE-mail案内登録必須/1名あたり定価半額24,750円)

【1名分無料適用条件】※2名様ともE-mail案内登録が必須です。※同一法人内(グループ会社でも可)による2名同時申込みのみ適用いたします。※3名様以上のお申込みの場合、1名あたり定価半額で追加受講できます。※請求書(PDFデータ)は、代表者にE-mailで送信いたします。※請求書および領収証は1名様ごとに発行可能です。 (申込みフォームの通信欄に「請求書1名ごと発行」と記入ください。)※他の割引は併用できません。

 テレワーク応援キャンペーン(1名受講)【オンライン配信セミナー受講限定】受講料 39,600円(E-Mail案内登録価格 37,840円) ※1名様でオンライン配信セミナーを受講する場合、上記特別価格になります。 ※他の割引は併用できません。

受講、配布資料などについて

ZoomによるLive配信 ►受講方法・接続確認(申込み前に必ずご確認ください)

配布資料

  • PDFテキスト(印刷可)

セミナープログラム

第1部『高周波高速対応/先端半導体3Dパッケージに向けた材料と実装技術動向』高周波高速伝送における伝送損失は、主に抵抗損失と誘電損失を下げることが必要であり、抵抗損失は導体の直流抵抗、表皮効果、表面粗さ、誘電損失は絶縁材料の誘電体の比誘電率と誘電正接によって決まる。すなわち、高周波ほど導体と絶縁材料の界面は平滑で、かつ比誘電率と誘電正接はより小さいことが求められる。しかし、比誘電率、誘電正接が低い材料ほど極性が低く、導体との接着、接合が難しい課題がある。また、微細化によるムーアの法則が限界を迎える中で、3Dパッケージ、チップレットなどの技術が注目され、先端パッケージの材料や接合技術については、更なる高機能化や多機能化を追求するために重要性が増している。ここでは、高周波高速、および先端半導体3Dパッケージにむけた材料技術、及び実装技術について、基礎と応用、および最新情報も含めて分かり易く解説する。1. 高周波高速対応技術の基礎と動向2. プリント配線板の低誘電材料技術  2.1 高周波プリント配線板に求められる要求特性  2.2 低誘電材料技術3. 低誘電材料/平滑導体との接着・接合技術  3.1 接着・接合技術の基礎  3.2 貼り合わせ技術  3.3 めっき技術4. 半導体パッケージングの基礎と動向  4.1 従来の半導体パッケージング  4.2 先端分野の半導体パッケージング5. フリップチップボンディング  5.1 フリップチップボンディングの基礎  5.2 フリップチップボンディングの応用6. ハイブリッドボンディング  6.1 ハイブリッドボンディングの基礎  6.2 ハイブリッドボンディングの応用7. サブストレート、インターポーザー技術  7.1 サブストレート、インターポーザーの基礎  7.2 サブストレート、インターポーザーの応用  7.3 ガラスコア□ 質疑応答 □
第2部『先端半導体パッケージ向け封止材料・関連材料の開発動向』本講座では、先端半導体パッケージを①WLP/PLPおよびチップレット、②SiP/AiPの2つのカテゴリーに分類し、半導体封止材を中心にそれぞれのパッケージに求められる機能や開発状況、及び今後の課題について報告する。1. 半導体封止用樹脂の基礎  1.1 半導体封止材とは?  1.2 半導体封止材の構成  1.3 半導体封止材の製造プロセス  1.4 半導体封止材の使われ方  1.5 半導体封止材に使われる原材料2. 先端半導体向け材料の開発動向  2.1 WLP/PLP向け封止材の課題と対策  2.2 WLP/PLP向け感光材の課題と対策  2.3 SiP/AiP向け封止材の課題と対策  2.4 SiP/AiP向け基板材の課題と対策□ 質疑応答 □【得られる知識】・半導体製造の後工程で使用される封止材料に関する基礎的な知識および、先端半導体パッケージング向け封止材、 感光材、基板材料に求められる機能、開発状況、今後の課題等についての知識が得られる。